Lehrveranstaltungen in Stud.IP

aktuelles Semester
zur Veranstaltung in Stud.IP Studip_icon
Rechnerarchitektur (Vorlesung)
Untertitel:
Diese Lehrveranstaltung ist Teil des Moduls: Rechnerarchitektur
Semester:
WiSe 23/24
Veranstaltungstyp:
Vorlesung (Lehre)
Veranstaltungsnummer:
lv793_w23
DozentIn:
Prof. Dr. Heiko Falk, Wolfgang Brandt, Dr. Kateryna Muts, M. Sc Eugen Romanenkov, M. Sc Thilo Fischer
Beschreibung:
  • Einführung
  • Grundlagen von VHDL
  • Programmiermodelle
  • Realisierung elementarer Datentypen
  • Dynamisches Scheduling
  • Sprungvorhersage
  • Superskalare Maschinen
  • Speicher-Hierarchien

Die Gruppenübungen vertiefen die Vorlesungsinhalte durch Bearbeiten und Besprechen von Übungsblättern und dienen somit zur Klausur-Vorbereitung. Der praktische Umgang mit Fragestellungen aus der Rechnerarchitektur wird in der FPGA-basierten PBL zur Rechnerarchitektur vermittelt, deren Teilnahme verpflichtend ist.

Leistungsnachweis:
310 - Rechnerarchitektur<ul><li>310 - Rechnerarchitektur: Klausur schriftlich</li></ul><br>m791 - Rechnerarchitektur<ul><li>p298 - Rechnerarchitektur: Klausur schriftlich</li><li>vl224 - Freiwillige Studienleistung Rechnerarchitektur - Fachtheoretisch-fachpraktische Studienleistung: Fachtheoretisch-fachpraktische Studienleistung</li></ul>
ECTS-Kreditpunkte:
3
Weitere Informationen aus Stud.IP zu dieser Veranstaltung
Heimatinstitut: Institut für Eingebettete Systeme (E-13)
In Stud.IP angemeldete Teilnehmer: 187
Anzahl der Postings im Stud.IP-Forum: 4
Anzahl der Dokumente im Stud.IP-Downloadbereich: 3
voriges Semester
zur Veranstaltung in Stud.IP Studip_icon
Rechnerarchitektur (Vorlesung)
Untertitel:
Diese Lehrveranstaltung ist Teil des Moduls: Rechnerarchitektur
Semester:
WiSe 23/24
Veranstaltungstyp:
Vorlesung (Lehre)
Veranstaltungsnummer:
lv793_w23
DozentIn:
Prof. Dr. Heiko Falk, Wolfgang Brandt, Dr. Kateryna Muts, M. Sc Eugen Romanenkov, M. Sc Thilo Fischer
Beschreibung:
  • Einführung
  • Grundlagen von VHDL
  • Programmiermodelle
  • Realisierung elementarer Datentypen
  • Dynamisches Scheduling
  • Sprungvorhersage
  • Superskalare Maschinen
  • Speicher-Hierarchien

Die Gruppenübungen vertiefen die Vorlesungsinhalte durch Bearbeiten und Besprechen von Übungsblättern und dienen somit zur Klausur-Vorbereitung. Der praktische Umgang mit Fragestellungen aus der Rechnerarchitektur wird in der FPGA-basierten PBL zur Rechnerarchitektur vermittelt, deren Teilnahme verpflichtend ist.

Leistungsnachweis:
310 - Rechnerarchitektur<ul><li>310 - Rechnerarchitektur: Klausur schriftlich</li></ul><br>m791 - Rechnerarchitektur<ul><li>p298 - Rechnerarchitektur: Klausur schriftlich</li><li>vl224 - Freiwillige Studienleistung Rechnerarchitektur - Fachtheoretisch-fachpraktische Studienleistung: Fachtheoretisch-fachpraktische Studienleistung</li></ul>
ECTS-Kreditpunkte:
3
Weitere Informationen aus Stud.IP zu dieser Veranstaltung
Heimatinstitut: Institut für Eingebettete Systeme (E-13)
In Stud.IP angemeldete Teilnehmer: 187
Anzahl der Postings im Stud.IP-Forum: 4
Anzahl der Dokumente im Stud.IP-Downloadbereich: 3

Lehrveranstaltungen

Informationen zu den Lehrveranstaltungen und Modulen entnehmen Sie bitte dem aktuellen Vorlesungsverzeichnis und dem Modulhandbuch Ihres Studienganges.

Modul / Lehrveranstaltung Zeitraum ECTS Leistungspunkte
Modul: Elektrische Energiesysteme I: Einführung in elektrische Energiesysteme WiSe 6
Modul: Elektrische Energiesysteme II: Betrieb und Informationssysteme elektrischer Energienetze WiSe 6
Modul: Elektrische Energiesysteme III: Dynamik und Stabilität elektrischer Energiesysteme SoSe 6
Modul: Elektrotechnik II: Wechselstromnetzwerke und grundlegende Bauelemente SoSe 6
Modul: Elektrotechnisches Projektpraktikum SoSe 6
Modul: Prozessmesstechnik SoSe 4
Modul: Smart-Grid-Technologien WiSe, SoSe 6

Lehrveranstaltung: Seminar zu Elektromagnetischer Verträglichkeit und Elektrischer Energiesystemtechnik

weitere Information

WiSe, SoSe 2

SoSe: Sommersemester
WiSe: Wintersemester